<b>最快CPU诞生!IBM z196主频5.2GHz</b>[服务器安全]
本文“<b>最快CPU诞生!IBM z196主频5.2GHz</b>[服务器安全]”是由七道奇为您精心收集,来源于网络转载,文章版权归文章作者所有,本站不对其观点以及内容做任何评价,请读者自行判断,以下是其具体内容:
周二的Hot Chips 2010大会上,IBM开始谈论起z196处理器,这款产品最早在7月29日公布,出货日期在9月份,IBM并没有太多地谈及作为系统核心的新四核处理器的技术和性能等信息,只是表示新型主机的处理器主频为5.2GHz, 是“环球最快的微处理器”.确切是这样的——假如你单看原始主频的话.但是,除了高主频之外,还有更多关于z196处理器的信息.
四核z196处理器与4.4GHz的四核z10处理器有某些类似之处.z196处理器采取了45nm制程工艺(z10芯片采取的是65nm),这 意味着IBM可以将全部东西都集成到这个芯片上,事实上IBM确切是这么做的,就像它在本年仲春公布8核POWER7时所表示的那样.
据理解,Z196处理器有14亿个晶体管,面积为512.3平方毫米,这使其在晶体管数目和面积上都要大于POWER7芯片.z196芯片采取 了IBM的触点摆设封装,被称为C4的金属触点封装代替了以往的针状插脚——其触点数目惊人:8093个电源触点和1134个信号触点.
z196芯片每个核心都有64KB的L1指令缓存和128KB的L1数据缓存,这一点和Z10非常类似.但是z196有100个新指令和超 标量通道答应指令重新排序,这样Z196通道就比z10的更有效,并且其编辑代码是不可见的.除此之外,Z196的每个核心都有1.5MB的L2缓存.
z196引擎的超标量通道可以在每个时钟周期内解码3个z/Architecture CISC指令并履行多达5个操作.每个核心有6个履行单元:2个整数单元,1个浮点单元,2个加载/保存单元和1个小数单元.IBM表示,这浮点单元要比 z10芯片中的更好,但是没有泄露它在每个时钟周期内可以做多少flops.之前的一些z/Architecture CISC指令已经被分割成块,使其可以更有效地分离在通道中,让z196更像是RISC.
与POWER7芯片一样,z196在芯片中采取嵌入式的DRAM(eDRAM)作为L3缓存.这种eDRAM比常常用作缓存的静态DRAM(SRAM)速度更慢,你可以将其指定到一个特定的区域.对很多工作负载来说,让更多内存接近于芯片要比利用高速内存越发重要.z196处理器有 24 MB的eDRAM L3缓存,被划分为2个存储体,并由2个片上L3缓存掌握器举行管理.
每个z196芯片可以作为一个GX I/O总线掌握器——这种办法一样被用于POWER系列芯片中,用于衔接主机通道适配器和其他外围设备,每个插槽分配得到一个与受RAID保护的DDR3 主内存相衔接的内存掌握器.此外,z196芯片还有2个加密和紧缩处理器,IBM大型机采取了这种第三代电路计划.
z196芯片采取两个核心同享此中一个协同处理器方法,且每个核心有16KB的缓存空间.终究到达每个z196芯片有一个可衔接SMP Hub/同享缓存芯片接口.以下图所示,有2个芯片被集成到一个z196多芯片模块(MCM)上,供应了穿插耦合答应MCM上全部6个插槽通过40GB /s相衔接.Z196供应的是穿插耦合拜候方法,在MCM上供应了六个插槽以40GB/s的速度衔接到各芯片上,zEnterprise 196 SMP Hub/同享缓存.
以上是“<b>最快CPU诞生!IBM z196主频5.2GHz</b>[服务器安全]”的内容,如果你对以上该文章内容感兴趣,你可以看看七道奇为您推荐以下文章:
本文地址: | 与您的QQ/BBS好友分享! |